• <tr id="s61a1"></tr>
  • 參數(shù)資料
    型號(hào): EP20K200EFI672-2ES
    英文描述: FPGA
    中文描述: FPGA的
    文件頁數(shù): 61/114頁
    文件大小: 1623K
    代理商: EP20K200EFI672-2ES
    50
    Altera Corporation
    APEX 20K Programmable Logic Device Family Data Sheet
    Figure 30. Specifications for the Incoming & Generated Clocks
    The tI parameter refers to the nominal input clock period; the tO parameter refers to the
    nominal output clock period.
    Table 15 summarizes the APEX 20K ClockLock and ClockBoost
    parameters for -1 speed-grade devices.
    Table 15. APEX 20K ClockLock & ClockBoost Parameters for -1 Speed-Grade
    Devices (Part 1 of 2)
    Symbol
    Parameter
    Min
    Max
    Unit
    fOUT
    Output frequency
    25
    180
    MHz
    fCLK1 (1)
    Input clock frequency (ClockBoost
    clock multiplication factor equals 1)
    25
    180
    MHz
    fCLK2
    Input clock frequency (ClockBoost
    clock multiplication factor equals 2)
    16
    90
    MHz
    fCLK4
    Input clock frequency (ClockBoost
    clock multiplication factor equals 4)
    10
    48
    MHz
    tOUTDUTY
    Duty cycle for
    ClockLock/ClockBoost-generated
    clock
    40
    60
    %
    fCLKDEV
    Input deviation from user
    specification in the Quartus II
    software (ClockBoost clock
    multiplication factor equals 1) (2)
    25,000
    PPM
    tR
    Input rise time
    5
    ns
    tF
    Input fall time
    5
    ns
    Input
    Clock
    ClockLock
    Generated
    Clock
    f CLK1 f CLK2
    f CLK4
    t INDUTY
    t I + t CLKDEV
    t R
    t F
    t O
    t I + t INCLKSTB
    t O
    tO
    t JITTER
    tO + t JITTER
    t OUTDUTY
    ,,
    相關(guān)PDF資料
    PDF描述
    EP20K200EFI672-3ES FPGA
    EP20K200EQC208-1ES 64K, 8K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -40&deg;C to 85&deg;C; Package: 32-PLCC
    EP20K200EQC208-2ES FPGA
    EP20K200EQC208-3ES 64K, 8K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -40&deg;C to 85&deg;C; Package: 32-PLCC
    EP20K200EQC240-1ES 64K, 8K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -40&deg;C to 85&deg;C; Package: 32-PLCC
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP20K200EFI672-2X 功能描述:IC APEX 20KE FPGA 200K 672-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:APEX-20K® 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
    EP20K200EFI672-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
    EP20K200EQC208-1 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 832 Macro 136 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K200EQC208-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
    EP20K200EQC208-1X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 832 Macro 136 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256