<li id="tuvs6"><video id="tuvs6"></video></li>
<label id="tuvs6"><fieldset id="tuvs6"><meter id="tuvs6"></meter></fieldset></label>
  • <small id="tuvs6"><label id="tuvs6"><wbr id="tuvs6"></wbr></label></small>
    <pre id="tuvs6"><dfn id="tuvs6"></dfn></pre>
    參數(shù)資料
    型號: AX500-1FG676
    廠商: Microsemi SoC
    文件頁數(shù): 228/262頁
    文件大?。?/td> 0K
    描述: IC FPGA AXCELERATOR 500K 676FBGA
    標準包裝: 40
    系列: Axcelerator
    邏輯元件/單元數(shù): 5376
    RAM 位總計: 73728
    輸入/輸出數(shù): 336
    門數(shù): 500000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 676-BGA
    供應(yīng)商設(shè)備封裝: 676-FBGA(27x27)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁當(dāng)前第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁
    Detailed Specifications
    2- 54
    R e v i sio n 1 8
    Module Specifications
    C-Cell
    Introduction
    The C-cell is one of the two logic module types in the AX architecture. It is the combinatorial logic
    resource in the Axcelerator device. The AX architecture implements a new combinatorial cell that is an
    extension of the C-cell implemented in the SX-A family. The main enhancement of the new C-cell is the
    addition of carry-chain logic.
    The C-cell can be used in a carry-chain mode to construct arithmetic functions. If carry-chain logic is not
    required, it can be disabled.
    The C-cell features the following (Figure 2-27):
    Eight-input MUX (data: D0-D3, select: A0, A1, B0, B1). User signals can be routed to any one of
    these inputs. Any of the C-cell inputs (D0-D3, A0, A1, B0, B1) can be tied to one of the four routed
    clocks (CLKE/F/G/H).
    Inverter (DB input) can be used to drive a complement signal of any of the inputs to the C-cell.
    A carry input and a carry output. The carry input signal of the C-cell is the carry output from the C-
    cell directly to the north.
    Carry connect for carry-chain logic with a signal propagation time of less than 0.1 ns.
    A hardwired connection (direct connect) to the adjacent R-cell (Register Cell) for all C-cells on the
    east side of a SuperCluster with a signal propagation time of less than 0.1 ns.
    This layout of the C-cell (and the C-cell Cluster) enables the implementation of over 4,000 functions of up
    to five bits. For example, two C-cells can be used together to implement a four-input XOR function in a
    single cell delay.
    The carry-chain configuration is handled automatically for the user with Microsemi's extensive macro
    library (please see the Antifuse Macro Library Guide for a complete listing of available Axcelerator
    macros).
    Figure 2-27 C-Cell
    1
    0
    D1 D3
    B1
    B0
    D0 D2
    DB
    A1
    A0
    CFN FCI
    FCO Y
    0
    1
    相關(guān)PDF資料
    PDF描述
    A42MX24-3PL84 IC FPGA MX SGL CHIP 36K 84-PLCC
    AGM36DRSN-S664 CONN EDGECARD 72POS DIP .156 SLD
    AYM36DRSD-S664 CONN EDGECARD 72POS DIP .156 SLD
    ASM36DRSD-S664 CONN EDGECARD 72POS DIP .156 SLD
    AGM36DRSD-S664 CONN EDGECARD 72POS DIP .156 SLD
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AX500-1FG676I 功能描述:IC FPGA AXCELERATOR 500K 676FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Axcelerator 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標準包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    AX500-1FG676M 制造商:Microsemi Corporation 功能描述:FPGA AXCELERATOR 286K GATES 5376 CELLS 763MHZ 0.15UM 1.5V 67 - Trays 制造商:Microsemi Corporation 功能描述:IC FPGA 336 I/O 676FBGA 制造商:Microsemi Corporation 功能描述:IC FPGA AXCELERATOR 500K 676FBGA
    AX500-1FG896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX500-1FG896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX500-1FG896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs