參數(shù)資料
型號(hào): AT32AP7000-CTUR
廠商: Atmel
文件頁數(shù): 157/346頁
文件大?。?/td> 0K
描述: IC MCU AVR32 256-CTBGA
產(chǎn)品培訓(xùn)模塊: MCU Product Line Introduction
標(biāo)準(zhǔn)包裝: 1
系列: AVR®32 AP7
核心處理器: AVR
芯體尺寸: 32-位
速度: 150MHz
連通性: EBI/EMI,以太網(wǎng),I²C,MMC,PS2,SPI,SSC,UART/USART,USB
外圍設(shè)備: AC'97,DMA,I²S,LCD,POR,PWM,WDT
輸入/輸出數(shù): 160
程序存儲(chǔ)器類型: ROMless
RAM 容量: 32K x 8
電壓 - 電源 (Vcc/Vdd): 1.65 V ~ 1.95 V
數(shù)據(jù)轉(zhuǎn)換器: D/A 2x16b
振蕩器型: 內(nèi)部
工作溫度: -40°C ~ 85°C
封裝/外殼: 256-LBGA
包裝: 標(biāo)準(zhǔn)包裝
其它名稱: AT32AP7000-CTURDKR
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁當(dāng)前第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁
24
32003M–AVR32–09/09
AT32AP7000
6.3
Programming Model
6.3.1
Register file configuration
The AVR32B architecture specifies that the exception contexts may have a different number of
shadowed registers in different implementations. Figure 6-3 on page 24 shows the model used
in AVR32 AP.
Figure 6-3.
The AVR32 AP Register File
6.3.2
Status register configuration
The Status Register (SR) is splitted into two halfwords, one upper and one lower, see Figure 6-4
on page 24 and Figure 6-5 on page 25. The lower word contains the C, Z, N, V and Q condition
code flags and the R, T and L bits, while the upper halfword contains information about the
mode and state the processor executes in. Refer to the AVR32 Architecture Manual for details.
Figure 6-4.
The Status Register High Halfword
Application
Bit 0
Supervisor
Bit 31
PC
SR
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
Bit 0
Bit 31
PC
SR
R12
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R11
R9
R10
R8
R3
R1
R2
R0
RSR_INT0
SR
RSR_EX
SR
SP_APP
SP_SYS
RSR_NMI
SR
R12
R11
R9
R10
R8
Bit 0
Bit 31
PC
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
Bit 0
Bit 31
PC
FINTPC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
Bit 0
Bit 31
PC
LR_INT3
R12_INT3
R11_INT3
R9_INT3
R10_INT3
R8_INT3
SP_SYS
R12
R11
R9
R10
R8
Bit 0
Bit 31
PC
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
SP_SYS
R12
R11
R9
R10
R8
Bit 0
Bit 31
PC
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
SP_SYS
R12
R11
R9
R10
R8
Bit 0
Bit 31
PC
INT0PC
FINTPC
INT1PC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
SP_SYS
R12
R11
R9
R10
R8
RSR_INT1
SR
RSR_INT2
SR
RSR_INT3
SR
INT0
INT1
INT2
INT3
Exception
NMI
FINTPC
SMPC
R7
R5
R6
R4
R3
R1
R2
R0
R12
R11
R9
R10
R8
LR
RSR_SUP
RAR_INT0
RAR_EX
RAR_NMI
RAR_INT1
RAR_INT2
RAR_INT3
RAR_SUP
Bit 31
0
Bit 16
Interrupt Level 0 Mask
Interrupt Level 1 Mask
Interrupt Level 3 Mask
Interrupt Level 2 Mask
1
0
1
0
Reserved
FE
I0M
GM
M1
J
D
M0
EM
I2M
DM
-
M2
LC
1
-
Initial value
Bit name
I1M
Mode Bit 0
Mode Bit 1
H
Mode Bit 2
Reserved
Debug State
-
I3M
Java State
Exception Mask
Global Interrupt Mask
Debug State Mask
Java Handle
Reserved
相關(guān)PDF資料
PDF描述
AT32AP7001-ALUT IC MCU 32BIT AVR32 208-LQFP
AT32AP7002-CTUR IC MCU AVR32 196-CBGA
AT32UC3A0512-ALUT IC MCU AVR32 512KB FLASH 144LQFP
AT32UC3A3128-ALUT IC MCU 128KB FLASH 144LQFP
AT32UC3B0512AU-Z2UR IC MCU 512KB FLASH 64VQFN
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AT32AP7000-CTUT 功能描述:32位微控制器 - MCU 32 KB SRAM 16 KB instruct/data caches RoHS:否 制造商:Texas Instruments 核心:C28x 處理器系列:TMS320F28x 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:90 MHz 程序存儲(chǔ)器大小:64 KB 數(shù)據(jù) RAM 大小:26 KB 片上 ADC:Yes 工作電源電壓:2.97 V to 3.63 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:LQFP-80 安裝風(fēng)格:SMD/SMT
AT32AP7001 制造商:ATMEL 制造商全稱:ATMEL Corporation 功能描述:AVR㈢32 32-bit Microcontroller
AT32AP7001_07 制造商:ATMEL 制造商全稱:ATMEL Corporation 功能描述:AVR㈢32 32-bit Microcontroller
AT32AP7001_08 制造商:ATMEL 制造商全稱:ATMEL Corporation 功能描述:AVR32 32-bit Microcontroller
AT32AP7001_09 制造商:ATMEL 制造商全稱:ATMEL Corporation 功能描述:AVR32 32-bit Microcontroller