• <menuitem id="elnjx"><input id="elnjx"></input></menuitem>
    <dfn id="elnjx"></dfn>
    <big id="elnjx"><delect id="elnjx"><fieldset id="elnjx"></fieldset></delect></big>
    <form id="elnjx"><meter id="elnjx"><ul id="elnjx"></ul></meter></form>
  • 參數(shù)資料
    型號(hào): AGL600V2-FG484
    廠商: Microsemi SoC
    文件頁(yè)數(shù): 1/250頁(yè)
    文件大小: 0K
    描述: IC FPGA 1KB FLASH 600K 484-FBGA
    標(biāo)準(zhǔn)包裝: 60
    系列: IGLOO
    邏輯元件/單元數(shù): 13824
    RAM 位總計(jì): 110592
    輸入/輸出數(shù): 235
    門數(shù): 600000
    電源電壓: 1.14 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 484-BGA
    供應(yīng)商設(shè)備封裝: 484-FPBGA(23x23)
    當(dāng)前第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)
    December 2012
    I
    2012 Microsemi Corporation
    IGLOO Low Power Flash FPGAs
    with Flash*Freeze Technology
    Features and Benefits
    Low Power
    1.2 V to 1.5 V Core Voltage Support for Low Power
    Supports Single-Voltage System Operation
    5 W Power Consumption in Flash*Freeze Mode
    Low Power Active FPGA Operation
    Flash*Freeze Technology Enables Ultra-Low Power
    Consumption while Maintaining FPGA Content
    Easy Entry to / Exit from Ultra-Low Power Flash*Freeze Mode
    High Capacity
    15K to 1 Million System Gates
    Up to 144 Kbits of True Dual-Port SRAM
    Up to 300 User I/Os
    Reprogrammable Flash Technology
    130-nm, 7-Layer Metal, Flash-Based CMOS Process
    Instant On Level 0 Support
    Single-Chip Solution
    Retains Programmed Design When Powered Off
    250 MHz (1.5 V systems) and 160 MHz (1.2 V systems) System
    Performance
    In-System Programming (ISP) and Security
    ISP Using On-Chip 128-Bit Advanced Encryption Standard
    (AES) Decryption (except ARM-enabled IGLOO devices) via
    JTAG (IEEE 1532–compliant)
    FlashLock Designed to Secure FPGA Contents
    High-Performance Routing Hierarchy
    Segmented, Hierarchical Routing and Clock Structure
    Advanced I/O
    700 Mbps DDR, LVDS-Capable I/Os (AGL250 and above)
    1.2 V, 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
    Bank-Selectable I/O Voltages—up to 4 Banks per Chip
    Single-Ended I/O Standards: LVTTL, LVCMOS
    3.3 V / 2.5 V / 1.8 V / 1.5 V / 1.2 V, 3.3 V PCI / 3.3 V PCI-X,
    and LVCMOS 2.5 V / 5.0 V Input
    Differential I/O Standards: LVPECL, LVDS, B-LVDS, and M-
    LVDS (AGL250 and above)
    Wide Range Power Supply Voltage Support per JESD8-B,
    Allowing I/Os to Operate from 2.7 V to 3.6 V
    Wide Range Power Supply Voltage Support per JESD8-12,
    Allowing I/Os to Operate from 1.14 V to 1.575 V
    I/O Registers on Input, Output, and Enable Paths
    Hot-Swappable and Cold-Sparing I/Os
    Programmable Output Slew Rate and Drive Strength
    Weak Pull-Up/-Down
    IEEE 1149.1 (JTAG) Boundary Scan Test
    Pin-Compatible Packages across the IGLOO Family
    Clock Conditioning Circuit (CCC) and PLL
    Six CCC Blocks, One with an Integrated PLL
    Configurable Phase Shift, Multiply/Divide, Delay Capabilities,
    and External Feedback
    Wide Input Frequency Range (1.5 MHz up to 250 MHz)
    Embedded Memory
    1 kbit of FlashROM User Nonvolatile Memory
    SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
    Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
    True Dual-Port SRAM (except ×18)
    ARM Processor Support in IGLOO FPGAs
    M1 IGLOO Devices—Cortex-M1 Soft Processor Available
    with or without Debug
    AGL015 and AGL030 devices do not support this feature.
    Supported only by AGL015 and AGL030 devices.
    IGLOO Devices
    AGL0151
    AGL030
    AGL060 AGL125
    AGL250
    AGL400
    AGL600
    AGL1000
    ARM-Enabled IGLOO Devices2
    M1AGL250
    M1AGL600
    M1AGL1000
    System Gates
    15,000
    30,000
    60,000
    125,000
    250,000
    400,000
    600,000
    1,000,000
    Typical Equivalent Macrocells
    128
    256
    512
    1,024
    2,048
    VersaTiles (D-flip-flops)
    384
    768
    1,536
    3,072
    6,144
    9,216
    13,824
    24,576
    Flash*Freeze Mode (typical, W)
    5
    10
    16
    24
    32
    36
    53
    RAM kbits (1,024 bits)
    18
    36
    54
    108
    144
    4,608-Bit Blocks
    4
    8
    12
    24
    32
    FlashROM Kbits (1,024 bits)
    1
    AES-Protected ISP 2
    Yes
    Integrated PLL in CCCs 3
    ––
    1
    VersaNet Globals 4
    6
    18
    I/O Banks
    2
    4
    Maximum User I/Os
    49
    81
    96
    133
    143
    194
    235
    300
    Package Pins
    UC/CS
    QFN
    VQFP
    FBGA
    QN68
    UC81
    CS81
    QN48, QN68,
    QN132
    VQ100
    CS121 3
    QN132
    VQ100
    FG144 6
    CS196
    QN132
    VQ100
    FG144
    CS81, CS196 5
    QN132 5,6
    VQ100
    FG144
    CS196
    FG144, FG256,
    FG484
    CS281
    FG144, FG256,
    FG484
    CS281
    FG144, FG256,
    FG484
    Notes:
    1. AGL015 is not recommended for new designs
    2. AES is not available for ARM-enabled IGLOO devices.
    3. AGL060 in CS121 does not support the PLL.
    4. Six chip (main) and twelve quadrant global networks are available for AGL060 and above.
    5. The M1AGL250 device does not support this package.
    6. Device/package support TBD.
    7. The IGLOOe datasheet and IGLOOe FPGA Fabric User’s Guide provide information on higher densities and additional features.
    Revision 23
    相關(guān)PDF資料
    PDF描述
    ABM43DTMS-S189 CONN EDGECARD 86POS R/A .156 SLD
    AGL600V2-FGG484 IC FPGA 1KB FLASH 600K 484-FBGA
    EPF10K20RC240-4N IC FLEX 10K FPGA 20K 240-RQFP
    ABM43DTBS-S189 CONN EDGECARD 86POS R/A .156 SLD
    EPF10K20RC240-4 IC FLEX 10K FPGA 20K 240-RQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AGL600V2-FG484I 功能描述:IC FPGA 1KB FLASH 600K 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:IGLOO 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    AGL600V2-FGG144 功能描述:IC FPGA IGLOO 1.2-1.5V 144FPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:IGLOO 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241
    AGL600V2-FGG144I 功能描述:IC FPGA 1KB FLASH 600K 144-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:IGLOO 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
    AGL600V2-FGG144T 制造商:Microsemi Corporation 功能描述:AGL600V2-FGG144T - Trays
    AGL600V2-FGG256 功能描述:IC FPGA IGLOO 1.2-1.5V 256FPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:IGLOO 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241