2-42 Revision 4 Flash Memory Block Pin Names Table 2-19 Flash Memory Block Pin Names Interface Name Width Direc" />
  • <nobr id="gsaqx"><noframes id="gsaqx"><nobr id="gsaqx"></nobr>
    參數(shù)資料
    型號: AFS600-2PQ208I
    廠商: Microsemi SoC
    文件頁數(shù): 289/334頁
    文件大?。?/td> 0K
    描述: IC FPGA 4MB FLASH 600K 208PQFP
    標(biāo)準(zhǔn)包裝: 24
    系列: Fusion®
    RAM 位總計: 110592
    輸入/輸出數(shù): 95
    門數(shù): 600000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 100°C
    封裝/外殼: 208-BFQFP
    供應(yīng)商設(shè)備封裝: 208-PQFP(28x28)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁當(dāng)前第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁
    Device Architecture
    2-42
    Revision 4
    Flash Memory Block Pin Names
    Table 2-19 Flash Memory Block Pin Names
    Interface Name
    Width Direction
    Description
    ADDR[17:0]
    18
    In
    Byte offset into the FB. Byte-based address.
    AUXBLOCK
    1
    In
    When asserted, the page addressed is used to access the auxiliary
    block within that page.
    BUSY
    1
    Out
    When asserted, indicates that the FB is performing an operation.
    CLK
    1
    In
    User interface clock. All operations and status are synchronous to the
    rising edge of this clock.
    DATAWIDTH[1:0]
    2
    In
    Data width
    00 = 1 byte in RD/WD[7:0]
    01 = 2 bytes in RD/WD[15:0]
    1x = 4 bytes in RD/WD[31:0]
    DISCARDPAGE
    1
    In
    When asserted, the contents of the Page Buffer are discarded so that
    a new page write can be started.
    ERASEPAGE
    1
    In
    When asserted, the address page is to be programmed with all zeros.
    ERASEPAGE must transition synchronously with the rising edge of
    CLK.
    LOCKREQUEST
    1
    In
    When asserted, indicates to the JTAG controller that the FPGA
    interface is accessing the FB.
    OVERWRITEPAGE
    1
    In
    When asserted, the page addressed is overwritten with the contents of
    the Page Buffer if the page is writable.
    OVERWRITEPROTECT
    1
    In
    When asserted, all program operations will set the overwrite protect bit
    of the page being programmed.
    PAGESTATUS
    1
    In
    When asserted with REN, initiates a read page status operation.
    PAGELOSSPROTECT
    1
    In
    When asserted, a modified Page Buffer must be programmed or
    discarded before accessing a new page.
    PIPE
    1
    In
    Adds a pipeline stage to the output for operation above 50 MHz.
    PROGRAM
    1
    In
    When asserted, writes the contents of the Page Buffer into the FB
    page addressed.
    RD[31:0]
    32
    Out
    Read data; data will be valid from the first non-busy cycle (BUSY = 0)
    after REN has been asserted.
    READNEXT
    1
    In
    When asserted with REN, initiates a read-next operation.
    REN
    1
    In
    When asserted, initiates a read operation.
    RESET
    1
    In
    When asserted, resets the state of the FB (active low).
    SPAREPAGE
    1
    In
    When asserted, the sector addressed is used to access the spare
    page within that sector.
    相關(guān)PDF資料
    PDF描述
    M1AFS600-2PQG208I IC FPGA 4MB FLASH 600K 208-PQFP
    A42MX24-1PQG208 IC FPGA MX SGL CHIP 36K 208-PQFP
    A3P1000-FGG484T IC FPGA 1KB FLASH 1M 484-FBGA
    25LC080CT-I/MNY IC SRL EEPROM 1KX8 2.5V 8-TDFN
    A3P1000-FG484T IC FPGA 1KB FLASH 1M 484-FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AFS600-2PQ256ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS600-2PQ256I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS600-2PQ256PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS600-2PQG208 功能描述:IC FPGA 4MB FLASH 600K 208PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Fusion® 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
    AFS600-2PQG208I 功能描述:IC FPGA 4MB FLASH 600K 208PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Fusion® 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)