參數(shù)資料
型號: ADSP-BF544BBCZ-4A
廠商: Analog Devices Inc
文件頁數(shù): 26/100頁
文件大小: 0K
描述: IC CCD SIGNAL PROCESSOR 400BGA
標(biāo)準(zhǔn)包裝: 1
系列: Blackfin®
類型: 定點
接口: CAN,SPI,SSP,TWI,UART
時鐘速率: 400MHz
非易失內(nèi)存: 外部
芯片上RAM: 196kB
電壓 - 輸入/輸出: 2.50V,3.30V
電壓 - 核心: 1.25V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 400-LFBGA,CSPBGA
供應(yīng)商設(shè)備封裝: 400-CSPBGA(17x17)
包裝: 托盤
ADSP-BF542/ADSP-BF544/ADSP-BF547/ADSP-BF548/ADSP-BF549
Rev. C
|
Page 31 of 100
|
February 2010
Port J: GPIO/AMC/ATAPI
PJ0 /ARDY/ WAIT
I/O GPIO/ Async Ready/NOR Wait
A
PJ1 /ND_CE7
I/O GPIO/NAND Chip Enable
A
PJ2 /ND_RB
I/O GPIO/NAND Ready Busy
A
PJ3 /ATAPI_DIOR
I/O GPIO/ATAPI Read
A
PJ4 /ATAPI_DIOW
I/O GPIO/ATAPI Write
A
PJ5 /ATAPI_CS0
I/O GPIO/ATAPI Chip Select/Command Block
A
PJ6 /ATAPI_CS1
I/O GPIO/ATAPI Chip Select
A
PJ7 /ATAPI_DMACK
I/O GPIO/ATAPI DMA Acknowledge
A
PJ8 /ATAPI_DMARQ
I/O GPIO/ATAPI DMA Request
A
PJ9 /ATAPI_INTRQ
I/O GPIO/Interrupt Request from the Device
A
PJ10 /ATAPI_IORDY
I/O GPIO/ATAPI Ready Handshake
A
PJ11 /BR
8
I/O GPIO/Bus Request
A
PJ12 /BG
I/O GPIO/Bus Grant
A
PJ13 /BGH6
I/O GPIO/Bus Grant Hang
A
DDR Memory Interface
DA0–12
O
DDR Address Bus
D
DBA0–1
O
DDR Bank Active Strobe
D
DQ0–15
I/O DDR Data Bus
D
DQS0–1
I/O DDR Data Strobe
D
DQM0–1
O
DDR Data Mask for Reads and Writes
D
DCLK0–1
O
DDR Output Clock
D
DCLK0–1
O
DDR Complementary Output Clock
D
DCS0–1
ODDR Chip Selects
D
DCLKE9
O
DDR Clock Enable
D
DRAS
O
DDR Row Address Strobe
D
DCAS
O
DDR Column Address Strobe
D
DWE
ODDR Write Enable
D
DDR_VREF
I
DDR Voltage Reference
DDR_VSSR
I
DDR Voltage Reference Shield (Must be connected to GND.)
Asynchronous Memory Interface
A1-3
O
Address Bus for Async and ATAPI Addresses
A
D0-15/ND_D0-15/ATAPI_D0-15
I/O Data Bus for Async, NAND and ATAPI Accesses
A
AMS0–3
O
Bank Selects (Pull high with a resistor when used as chip select.)
A
ABE0 /ND_CLE
O
Byte Enables : Data Masks for Asynchronous Access/ NAND Command
Latch Enable
A
ABE1/ ND_ALE
O
Byte Enables: Data Masks for Asynchronous Access /NAND Address Latch
Enable
A
AOE /NR_ADV
O
Output Enable /NOR Address Data Valid
A
ARE
ORead Enable / NOR Output Enable
A
AWE
OWrite Enable
A
ATAPI Controller Pins
ATAPI_PDIAG
I
Determines if an 80-pin cable is connected to the host. (Pull high or low
when unused.)
Table 12. Pin Descriptions (Continued)
Pin Name
I/O1 Function (First / Second/Third/ Fourth)
Driver
Type2
相關(guān)PDF資料
PDF描述
ADSP-21488KSWZ-4A IC CCD SIGNAL PROCESSOR 100LQFP
ADSP-21488KSWZ-3A1 IC DSP SHARC 400MHZ 100LQFP
JWS10028/A PWR SUP 28.0V 3.6A SNG OUTPUT
MAX6505UTP020+T IC TEMP SWITCH DL TRIP SOT23-6
ADSP-BF533SBBZ400 IC DSP CTLR 16BIT 400MHZ 169-BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADSP-BF544BBCZ-5A 功能描述:IC DSP 16BIT 533MHZ 400CSBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:Blackfin® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-BF544BBCZ-5X 制造商:Analog Devices 功能描述:HIGH PERFORMANCE CONVERGENT MULTIMEDIA BLACKFIN PROCESSOR - Trays
ADSP-BF544MBBCZ-5M 功能描述:IC DSP 16BIT 533MHZ MDDR 400CBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:Blackfin® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-BF547BBCZ-5A 功能描述:IC DSP 16BIT 533MHZ 400CSBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:Blackfin® 標(biāo)準(zhǔn)包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA
ADSP-BF547BBCZ-5X 制造商:Analog Devices 功能描述:- Trays