參數(shù)資料
型號: ADCLK854BCPZ
廠商: Analog Devices Inc
文件頁數(shù): 2/16頁
文件大?。?/td> 0K
描述: IC CLOCK BUFFER MUX 2:12 48LFCSP
設(shè)計資源: Clock Distribution Circuit with Pin-Programmable Output Frequency, Output Logic Levels, and Fanout (CN0152)
標(biāo)準(zhǔn)包裝: 1
類型: 扇出緩沖器(分配),多路復(fù)用器
電路數(shù): 1
比率 - 輸入:輸出: 2:12
差分 - 輸入:輸出: 是/是
輸入: CML,CMOS,HSTL,LVDS,LVPECL
輸出: CMOS,LVDS
頻率 - 最大: 1.2GHz
電源電壓: 1.71 V ~ 1.89 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 48-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 48-LFCSP
包裝: 托盤
ADCLK854
Rev. 0 | Page 10 of 16
900
400
500
600
700
800
10
0
20
0
30
0
40
0
50
0
60
0
70
0
80
0
90
0
1000
1100
1200
1300
1400
1500
1600
1700
D
IFF
E
R
E
N
TI
A
L
O
U
TP
U
T
S
W
IN
G
(
m
V
p-
p
)
INPUT FREQUENCY (MHz)
07
21
8-
009
Figure 9. LVDS Differential Output Swing vs. Input Frequency
350
325
300
275
250
225
200
175
150
125
100
75
50
25
0
200
400
600
800
1000
1200
1400
1600
1800
CUR
RE
NT
(
m
A)
FREQUENCY (MHz)
07
21
8-
110
Figure 10. LVDS Current vs. Frequency; All Banks Set to LVDS
500
450
400
350
300
250
200
150
100
50
0
02
2.0
1.5
1.0
0.5
JI
T
E
R
(
fs
rm
s)
INPUT SLEW RATE (V/ns)
.5
07
21
8-
011
Figure 11. Additive Broadband Jitter vs. Input Slew Rate
–80
–90
–100
–110
–120
–130
–140
–150
–160
–170
–180
10
100M
10M
1M
100k
10k
1k
100
P
HAS
E
N
O
IS
E
(d
Bc/
H
z)
FREQUENCY OFFSET (Hz)
07
21
8-
012
ABSOLUTE PHASE NOISE MEASURED @ 1GHz WITH AGILENT
E5052 USING WENZEL CLOCK SOURCE CONSISTING OF A
WENZEL 100MHz CRYSTAL OSCILLATOR (P/N 500-06672),
WENZEL 5× MULTIPLIER (P/N LNOM-100-5-13-14-F-A), AND A
WENZEL 2× MULTIPLIER (P/N LNDD-500-14-14-1-D).
CLOCK SOURCE
ADCLK854
Figure 12. Absolute Phase Noise LVDS @ 1000 MHz
300
0
50
100
150
200
250
25
50
75
100
125
150
175
225
200
250
CUR
RE
NT
(
m
A)
FREQUENCY (MHz)
07
21
8-
113
ALL BANKS CMOS
2 BANKS CMOS
1 BANK LVDS
1 BANK CMOS
2 BANKS LVDS
ALL BANKS LVDS
Figure 13. LVDS/CMOS Current vs. Frequency with Various Logic
Combinations
55
45
46
47
48
49
50
51
52
53
54
0
50
100
150
200
250
DUT
Y
CY
CL
E
(%
)
FREQUENCY (MHz)
07
21
8-
014
Figure 14. CMOS Output Duty Cycle vs. Frequency (10 pF Load)
相關(guān)PDF資料
PDF描述
ADCLK907BCPZ-WP IC CLK/DATA BUFF DVR 1:1 16LFCSP
ADCLK914BCPZ-WP IC CLK/DATA BUFF DVR 1:1 16LFCSP
ADCLK944BCPZ-R7 IC CLOCK BUFFER 1:4 7GHZ 16LFCSP
ADCLK946BCPZ IC CLK BUFFER 1:6 4.8GHZ 24LFCSP
ADCLK948BCPZ-REEL7 IC CLOCK BUFFER MUX 2:8 32-LFCSP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADCLK854BCPZ-REEL7 功能描述:IC CLOCK BUFFER MUX 2:12 48LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:- 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ADCLK905 制造商:AD 制造商全稱:Analog Devices 功能描述:Ultrafast SiGe ECL Clock/Data Buffers
ADCLK905/PCBZ 功能描述:BOARD EVAL FOR ADCLK905 16LFCSP RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 主要目的:電信,線路接口單元(LIU) 嵌入式:- 已用 IC / 零件:IDT82V2081 主要屬性:T1/J1/E1 LIU 次要屬性:- 已供物品:板,電源,線纜,CD 其它名稱:82EBV2081
ADCLK905BCPZ-R2 功能描述:IC CLK/DATA BUFF DVR 1:1 16LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:SIGe 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ADCLK905BCPZ-R7 功能描述:IC CLK/DATA BUFF DVR 1:1 16LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:SIGe 產(chǎn)品培訓(xùn)模塊:High Bandwidth Product Overview 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:4 差分 - 輸入:輸出:是/是 輸入:CML,LVDS,LVPECL 輸出:CML 頻率 - 最大:2.5GHz 電源電壓:2.375 V ~ 2.625 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR)