參數(shù)資料
型號: ADAU1328BSTZ-RL
廠商: ANALOG DEVICES INC
元件分類: 模擬信號調(diào)理
英文描述: 2 ADC/8 DAC with PLL, 192 kHz, 24-Bit Codec
中文描述: SPECIALTY ANALOG CIRCUIT, PQFP48
封裝: LEAD FREE, MS-026BBC, LQFP-48
文件頁數(shù): 7/32頁
文件大?。?/td> 316K
代理商: ADAU1328BSTZ-RL
ADAU1328
Parameter
SPI PORT
t
CCH
t
CCL
f
CCLK
t
CDS
t
CDH
t
CLS
t
CLH
t
CLHIGH
t
COE
t
COD
t
COH
t
COTS
DAC SERIAL PORT
t
DBH
t
DBL
t
DLS
t
DLH
t
DLS
t
DDS
t
DDH
ADC SERIAL PORT
t
ABH
t
ABL
t
ALS
t
ALH
t
ALS
t
ABDD
AUXILIARY INTERFACE
t
AXDS
t
AXDH
t
DXDD
t
XBH
t
XBL
t
DLS
t
DLH
Rev. 0 | Page 7 of 32
Condition
CCLK high
CCLK low
CCLK frequency
CDATA setup
CDATA hold
CLATCH setup
CLATCH hold
CLATCH high
COUT enable
COUT delay
COUT hold
COUT tri-state
DBCLK high
DBCLK low
DLRCLK setup
DLRCLK hold
DLRCLK skew
DSDATA setup
DSDATA hold
ABCLK high
ABCLK low
ALRCLK setup
ALRCLK hold
ALRCLK skew
ASDATA delay
AAUXDATA setup
AAUXDATA hold
DAUXDATA delay
AUXBCLK high
AUXBCLK low
AUXLRCLK setup
AUXLRCLK hold
Comments
See Figure 11
f
CCLK
= 1/t
CCP
, only t
CCP
shown in Figure 11
To CCLK rising
From CCLK rising
To CCLK rising
From CCLK falling
Not shown in Figure 11
From CCLK falling
From CCLK falling
From CCLK falling, not shown in Figure 11
From CCLK falling
See Figure 24
Slave mode
Slave mode
To DBCLK rising, slave mode
From DBCLK rising, slave mode
From DBCLK falling, master mode
To DBCLK rising
From DBCLK rising
See Figure 25
Slave mode
Slave mode
To ABCLK rising, slave mode
From ABCLK rising, slave mode
From ABCLK falling, master mode
From ABCLK falling
To AUXBCLK rising
From AUXBCLK rising
From AUXBCLK falling
To AUXBCLK rising
From AUXBCLK rising
Min
35
35
10
10
10
10
10
30
10
10
10
5
8
10
5
10
10
10
5
8
10
5
10
10
10
5
Max
10
30
30
30
+8
+8
18
18
Unit
ns
ns
MHz
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
相關(guān)PDF資料
PDF描述
ADAU1701 SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
ADAU1701JSTZ SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
ADAU1701JSTZ-RL SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
ADAV400 Audio Codec with Embedded SigmaDSP Processor
ADAV400KSTZ Audio Codec with Embedded SigmaDSP Processor
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADAU1361BCPZ 功能描述:IC CODEC 24B PLL 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類型:PCM 數(shù)據(jù)接口:PCM 音頻接口 分辨率(位):15 b ADC / DAC 數(shù)量:1 / 1 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):- 動態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):- 電壓 - 電源,模擬:2.7 V ~ 3.3 V 電壓 - 電源,數(shù)字:2.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:80-VFBGA 供應(yīng)商設(shè)備封裝:80-BGA MICROSTAR JUNIOR(5x5) 包裝:帶卷 (TR) 其它名稱:296-21257-2
ADAU1361BCPZ 制造商:Analog Devices 功能描述:IC, AUDIO CODEC, 24BIT, 96KHZ, LFCSP-32
ADAU1361BCPZ-R7 功能描述:IC CODEC 24B PLL 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):81.5 / 88 動態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1361BCPZ-RL 功能描述:IC CODEC 24B PLL 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):81.5 / 88 動態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1372BCPZ 功能描述:General Purpose Interface 24 b I2C, SPI 40-LFCSP-WQ (6x6) 制造商:analog devices inc. 系列:- 包裝:托盤 零件狀態(tài):有效 類型:通用 數(shù)據(jù)接口:I2C, SPI 分辨率(位):24 b ADC/DAC 數(shù):4 / 2 三角積分:是 信噪比,ADC/DAC(db)(典型值):- 動態(tài)范圍,ADC/DAC(db)(典型值):- 電壓 - 電源,模擬:1.71 V ~ 3.63 V 電壓 - 電源,數(shù)字:1.045 V ~ 1.98 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:40-WFQFN 裸露焊盤,CSP 供應(yīng)商器件封裝:40-LFCSP-WQ(6x6) 標(biāo)準(zhǔn)包裝:1