參數(shù)資料
型號(hào): A6809ELW
廠(chǎng)商: Allegro MicroSystems, Inc.
英文描述: DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
中文描述: 達(dá)比奇第四,10位串行輸入,鎖存源極驅(qū)動(dòng)器
文件頁(yè)數(shù): 4/8頁(yè)
文件大?。?/td> 150K
代理商: A6809ELW
6809
AND
6810
10-BIT SERIAL-INPUT,
LATCHED SOURCE DRIVERS
115 Northeast Cutoff, Box 15036
Worcester, Massachusetts 01615-0036 (508) 853-5000
Limits @ V
DD
= 3.3 V Limits @ V
DD
= 5 V
Characteristic
Symbol
Test Conditions
Mln.
Typ.
Max.
Min.
Typ.
Max.
Units
Output Leakage Current
I
CEX
V
OUT
= 0 V
<-0.1
-15
<-0.1
-15
μ
A
Output Voltage
V
OUT(1)
I
OUT
= -25 mA
57.5
58.3
57.5
58.3
V
V
OUT(0)
I
OUT
= 1 mA
1.0
1.5
1.0
1.5
V
Output Pull-Down Current
I
OUT(0)
V
OUT
= 5 V to V
BB
2.5
5.0
2.5
5.0
mA
Input Voltage
V
IN(1)
2.2
3.3
V
V
IN(0)
1.1
1.7
V
Input Current
I
IN(1)
V
IN
= V
DD
<0.01
1.0
<0.01
1.0
μ
A
I
IN(0)
V
IN
= 0 V
<-0.01
-1.0
<-0.01
-1.0
μ
A
Input Clamp Voltage
V
IK
I
IN
= -200
μ
A
-0.8
-1.5
-0.8
-1.5
V
Serial Data Output Voltage
V
OUT(1)
I
OUT
= -200
μ
A
2.8
3.05
4.5
4.75
V
V
OUT(0)
I
OUT
= 200
μ
A
0.15
0.3
0.15
0.3
V
Maximum Clock Frequency
f
c
10
33
10
33
MHz
Logic Supply Current
I
DD(1)
All Outputs High
0.25
0.75
0.3
1.0
mA
I
DD(0)
All Outputs Low
0.25
0.75
0.3
1.0
mA
Load Supply Current
I
BB(1)
All Outputs High, No Load
1.5
3.0
1.5
3.0
mA
I
BB(0)
All Outputs Low
0.2
20
0.2
20
μ
A
Blanking
-to-
Output Delay
t
dis(BQ)
C
L
= 30 pF, 50% to 50%
0.7
2.0
0.7
2.0
μ
s
t
en(BQ)
C
L
= 30 pF, 50% to 50%
1.8
3.0
1.8
3.0
μ
s
Strobe
-to-
Output Delay
t
p(STH-QL)
R
L
= 2.3 k
, C
L
30 pF
0.7
2.0
0.7
2.0
μ
s
t
p(STH-QH)
R
L
= 2.3 k
, C
L
30 pF
1.8
3.0
1.8
3.0
μ
s
Output Fall Time
t
f
R
L
= 2.3 k
, C
L
30 pF
2.4
12
2.4
12
μ
s
Output Rise Time
t
r
R
L
= 2.3 k
, C
L
30 pF
2.4
12
2.4
12
μ
s
Output Slew Rate
dV/dt
R
L
= 2.3 k
, C
L
30 pF
4.0
20
4.0
20
V/
μ
s
Clock
-to-
Serial Data Out Delay t
p(CH-SQX)
I
OUT
=
±
200
μ
A
50
50
ns
Negative current is defined as coming out of (sourcing) the specified device terminal.
Typical data is is for design information only and is at T
A
= +25
°
C.
ELECTRICAL CHARACTERISTICS at T
A
= +25
°
C (A6809SLW & A6810S-) or over operating
temperature range (A6809ELW & A6810E-), V
BB
= 60 V unless otherwise noted.
相關(guān)PDF資料
PDF描述
A6809SLW DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
A6810 DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVER
A6810SLW DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
A6810EA DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
A6810EEP DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
A6809SLW 制造商:ALLEGRO 制造商全稱(chēng):Allegro MicroSystems 功能描述:DABiC-IV, 10-BIT SERIAL-INPUT, LATCHED SOURCE DRIVERS
A680J15C0GF5TAA 功能描述:CAP CER 68PF 50V 5% NP0 AXIAL RoHS:是 類(lèi)別:電容器 >> 陶瓷 系列:單軸 標(biāo)準(zhǔn)包裝:4,000 系列:- 電容:1000pF 電壓 - 額定:50V 容差:±10% 溫度系數(shù):X7R 安裝類(lèi)型:表面貼裝,MLCC 工作溫度:-55°C ~ 125°C 應(yīng)用:自動(dòng) 額定值:AEC-Q200 封裝/外殼:0805(2012 公制) 尺寸/尺寸:0.079" L x 0.047" W(2.00mm x 1.20mm) 高度 - 座高(最大):- 厚度(最大):- 引線(xiàn)間隔:- 特點(diǎn):- 包裝:帶卷 (TR) 引線(xiàn)型:-
A680J15C0GF5UAA 功能描述:CAP CER 68PF 50V 5% NP0 AXIAL RoHS:是 類(lèi)別:電容器 >> 陶瓷 系列:單軸 標(biāo)準(zhǔn)包裝:4,000 系列:- 電容:1000pF 電壓 - 額定:50V 容差:±10% 溫度系數(shù):X7R 安裝類(lèi)型:表面貼裝,MLCC 工作溫度:-55°C ~ 125°C 應(yīng)用:自動(dòng) 額定值:AEC-Q200 封裝/外殼:0805(2012 公制) 尺寸/尺寸:0.079" L x 0.047" W(2.00mm x 1.20mm) 高度 - 座高(最大):- 厚度(最大):- 引線(xiàn)間隔:- 特點(diǎn):- 包裝:帶卷 (TR) 引線(xiàn)型:-
A680J15C0GH5TAA 功能描述:CAP CER 68PF 100V 5% AXIAL RoHS:是 類(lèi)別:電容器 >> 陶瓷 系列:單軸 標(biāo)準(zhǔn)包裝:4,000 系列:- 電容:1000pF 電壓 - 額定:50V 容差:±10% 溫度系數(shù):X7R 安裝類(lèi)型:表面貼裝,MLCC 工作溫度:-55°C ~ 125°C 應(yīng)用:自動(dòng) 額定值:AEC-Q200 封裝/外殼:0805(2012 公制) 尺寸/尺寸:0.079" L x 0.047" W(2.00mm x 1.20mm) 高度 - 座高(最大):- 厚度(最大):- 引線(xiàn)間隔:- 特點(diǎn):- 包裝:帶卷 (TR) 引線(xiàn)型:-
A680J15C0GH5UAA 功能描述:CAP CER 68PF 100V 5% NP0 AXIAL RoHS:是 類(lèi)別:電容器 >> 陶瓷 系列:單軸 標(biāo)準(zhǔn)包裝:4,000 系列:- 電容:1000pF 電壓 - 額定:50V 容差:±10% 溫度系數(shù):X7R 安裝類(lèi)型:表面貼裝,MLCC 工作溫度:-55°C ~ 125°C 應(yīng)用:自動(dòng) 額定值:AEC-Q200 封裝/外殼:0805(2012 公制) 尺寸/尺寸:0.079" L x 0.047" W(2.00mm x 1.20mm) 高度 - 座高(最大):- 厚度(最大):- 引線(xiàn)間隔:- 特點(diǎn):- 包裝:帶卷 (TR) 引線(xiàn)型:-