Table 2-21 A54SX16A Timing Characteristics (Worst-Case Commercial Conditions, V
<ins id="pnn1s"><label id="pnn1s"><wbr id="pnn1s"></wbr></label></ins><em id="pnn1s"><label id="pnn1s"><meter id="pnn1s"></meter></label></em>
  • <ins id="pnn1s"><noframes id="pnn1s"></noframes></ins>
  • <small id="pnn1s"><sup id="pnn1s"></sup></small>
  • <label id="pnn1s"><rp id="pnn1s"></rp></label>
  • <pre id="pnn1s"><span id="pnn1s"></span></pre><pre id="pnn1s"><span id="pnn1s"></span></pre>
    參數資料
    型號: A54SX32A-FTQ176
    廠商: Microsemi SoC
    文件頁數: 50/108頁
    文件大?。?/td> 0K
    描述: IC FPGA SX 48K GATES 176-TQFP
    標準包裝: 40
    系列: SX-A
    LAB/CLB數: 2880
    輸入/輸出數: 147
    門數: 48000
    電源電壓: 2.25 V ~ 5.25 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 176-LQFP
    供應商設備封裝: 176-TQFP(24x24)
    SX-A Family FPGAs
    2- 26
    v5.3
    Table 2-21 A54SX16A Timing Characteristics
    (Worst-Case Commercial Conditions, VCCA = 2.25 V, VCCI = 3.0 V, TJ = 70°C)
    Parameter
    Description
    –3 Speed1
    –2 Speed
    –1 Speed
    Std. Speed
    –F Speed
    Units
    Min. Max. Min. Max. Min. Max. Min. Max. Min. Max.
    C-Cell Propagation Delays2
    tPD
    Internal Array Module
    0.9
    1.0
    1.2
    1.4
    1.9
    ns
    Predicted Routing Delays3
    tDC
    FO
    =
    1
    Routing
    Delay,
    Direct
    Connect
    0.1
    ns
    tFC
    FO = 1 Routing Delay, Fast Connect
    0.3
    0.4
    0.6
    ns
    tRD1
    FO = 1 Routing Delay
    0.3
    0.4
    0.5
    0.6
    ns
    tRD2
    FO = 2 Routing Delay
    0.4
    0.5
    0.6
    0.8
    ns
    tRD3
    FO = 3 Routing Delay
    0.5
    0.6
    0.7
    0.8
    1.1
    ns
    tRD4
    FO = 4 Routing Delay
    0.7
    0.8
    0.9
    1
    1.4
    ns
    tRD8
    FO = 8 Routing Delay
    1.2
    1.4
    1.5
    1.8
    2.5
    ns
    tRD12
    FO = 12 Routing Delay
    1.7
    2
    2.2
    2.6
    3.6
    ns
    R-Cell Timing
    tRCO
    Sequential Clock-to-Q
    0.6
    0.7
    0.8
    0.9
    1.3
    ns
    tCLR
    Asynchronous Clear-to-Q
    0.5
    0.6
    0.8
    1.0
    ns
    tPRESET
    Asynchronous Preset-to-Q
    0.7
    0.8
    1.0
    1.4
    ns
    tSUD
    Flip-Flop Data Input Set-Up
    0.7
    0.8
    0.9
    1.0
    1.4
    ns
    tHD
    Flip-Flop Data Input Hold
    0.0
    ns
    tWASYN
    Asynchronous Pulse Width
    1.3
    1.5
    1.6
    1.9
    2.7
    ns
    tRECASYN
    Asynchronous Recovery Time
    0.3
    0.4
    0.5
    0.7
    ns
    tHASYN
    Asynchronous Removal Time
    0.3
    0.4
    0.6
    ns
    tMPW
    Clock Minimum Pulse Width
    1.4
    1.7
    1.9
    2.2
    3.0
    ns
    Input Module Propagation Delays
    tINYH
    Input Data Pad to Y High 2.5 V
    LVCMOS
    0.5
    0.6
    0.7
    0.8
    1.1
    ns
    tINYL
    Input Data Pad to Y Low 2.5 V
    LVCMOS
    0.8
    0.9
    1.0
    1.1
    1.6
    ns
    tINYH
    Input Data Pad to Y High 3.3 V PCI
    0.5
    0.6
    0.7
    1.0
    ns
    tINYL
    Input Data Pad to Y Low 3.3 V PCI
    0.7
    0.8
    0.9
    1.0
    1.4
    ns
    tINYH
    Input Data Pad to Y High 3.3 V
    LVTTL
    0.7
    0.8
    1.0
    1.4
    ns
    tINYL
    Input Data Pad to Y Low 3.3 V LVTTL
    0.9
    1.1
    1.2
    1.4
    2.0
    ns
    Notes:
    1. All –3 speed grades have been discontinued.
    2. For dual-module macros, use tPD + tRD1 + tPDn , tRCO + tRD1 + tPDn , or tPD1 + tRD1 + tSUD , whichever is appropriate.
    3. Routing delays are for typical designs across worst-case operating conditions. These parameters should be used for estimating device
    performance. Post-route timing analysis or simulation is required to determine actual performance.
    相關PDF資料
    PDF描述
    IDT71V016SA15PHGI IC SRAM 1MBIT 15NS 44TSOP
    IDT71V424L15YGI8 IC SRAM 4MBIT 15NS 36SOJ
    EP4CGX22BF14C6 IC CYCLONE IV GX FPGA 22K 169FBG
    EP20K60EFC144-3 IC APEX 20KE FPGA 600K 144-FBGA
    M1AFS250-1FG256 IC FPGA 2MB FLASH 250K 256-FBGA
    相關代理商/技術參數
    參數描述
    A54SX32A-FTQG100 功能描述:IC FPGA SX 48K GATES 100-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:SX-A 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
    A54SX32A-FTQG144 功能描述:IC FPGA SX 48K GATES 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:SX-A 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
    A54SX32A-FTQG176 功能描述:IC FPGA SX 48K GATES 176-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:SX-A 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
    A54SX32A-PQ208 功能描述:IC FPGA SX 48K GATES 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:SX-A 標準包裝:40 系列:SX-A LAB/CLB數:6036 邏輯元件/單元數:- RAM 位總計:- 輸入/輸出數:360 門數:108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應商設備封裝:484-FPBGA(27X27)
    A54SX32A-PQ208A 功能描述:IC FPGA SX 48K GATES 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:SX-A 標準包裝:40 系列:SX-A LAB/CLB數:6036 邏輯元件/單元數:- RAM 位總計:- 輸入/輸出數:360 門數:108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應商設備封裝:484-FPBGA(27X27)