參數(shù)資料
型號(hào): 74LVC2952A
廠商: NXP Semiconductors N.V.
英文描述: Quadruple 2-Input Positive-OR Gates 14-SOIC -40 to 85
中文描述: 八路注冊(cè)5 tranceiver伏/ ouputs三態(tài)耐壓輸入
文件頁(yè)數(shù): 6/11頁(yè)
文件大?。?/td> 101K
代理商: 74LVC2952A
Philips Semiconductors
Octal registered tranceiver with 5-volt tolerant
inputs/ouputs (3-State)
Product specification
74LVC2952A
1998 Jul 29
6
AC WAVEFORMS
V
M
= 0.6 V at V
CC
=
1.2 V
V
M
= 1.0 V at V
CC
=
2.0 V
V
M
= 1.5 V at V
CC
=
3.0 V
V
OL
and V
OH
are the typical output voltage drop that occur with the
3-State output load.
SV01720
GND
V
OL
V
I
V
OH
A
n
, B
n
OUTPUT
V
M
CP
XX
INPUT
V
M
t
PLH
t
PHL
1/f
max
t
W
Figure 1. Clock input (CP
BA
, CP
AB
) to output (B
n
, A
n
)
propagation delays, the clock pulse width
and the maximum clock frequency.
SV01721
V
M
A
n
, B
n
, CE
nn
INPUT
CP
XX
INPUT
V
M
t
su
t
su
t
h
t
h
GND
GND
V
I
V
I
Figure 2. Set-up and hold times for the A
n
, B
n
and CE
nn
inputs.
NOTE:
The shaded areas indicate when the input is permitted to
change for predictable output performance
SV01722
GND
V
I
V
CC
V
X
V
Y
outputs
disabled
outputs
enabled
outputs
enabled
t
PHZ
t
PZH
t
PZL
t
PLZ
V
OL
V
OH
GND
V
M
V
M
V
M
CP
XX
INPUT
OUTPUT
LOW–to–OFF
OUTPUT
HIGH-to-OFF
OFF-to-HIGH
Figure 3. 3-State enable and disable times.
TEST CIRCUIT
PULSE
GENERATOR
V
I
R
T
D.U.T.
V
O
C
L
50pF
S
1
2 x V
CC
Open
GND
500
500
V
CC
V
I
2.7V
V
CC
2.7V
2.7V – 3.6V
Test
S
1
GND
t
PLZ
/t
PZL
t
PHZ
/t
PZH
2 x V
CC
t
PLH
/t
PHL
Open
SY00003
V
CC
Figure 4. Load circuitry for switching times.
相關(guān)PDF資料
PDF描述
74LVC2G241 CABLE 37 COND 100FT SHIELD FLAT
74LVC2G17 Dual non-inverting Schmitt-trigger with 5 V tolerant input
74LVC2G125 Dual bus buffer/line driver 3-state
74LVC2G17 Dual non-inverting Schmitt-trigger with 5 V tolerant input
74LVC2G17GV Dual non-inverting Schmitt-trigger with 5 V tolerant input
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74LVC2952AD 功能描述:總線收發(fā)器 3.3V OCTAL REG. BUS XCVR RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC2952AD,112 功能描述:總線收發(fā)器 3.3V OCTAL REG. BUS RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC2952AD,118 功能描述:總線收發(fā)器 3.3V OCTAL REG. BUS RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC2952ADB 功能描述:總線收發(fā)器 3.3V OCTAL REG. BUS XCVR RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC2952ADB,112 功能描述:總線收發(fā)器 3.3V OCTAL REG. BUS RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時(shí)間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel