參數(shù)資料
型號: 101-1006
廠商: Rabbit Semiconductor
文件頁數(shù): 176/240頁
文件大小: 0K
描述: MODULE POWERCORE FLEX 3800
標準包裝: 1
模塊/板類型: MPU 核心模塊
適用于相關產品: RCM3800
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁當前第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁
32
PowerCore FLEX
4.1.1 Internal and External Buses
The Rabbit 3000 address lines (A0–A19) and all the data lines (D0–D7) are routed inter-
nally to the onboard flash memory, SRAM, and Ethernet chips. These lines do not appear
on header J4. It would be undesirable (and unnecessary) to run these lines to the mother-
board as they must operate at high frequencies and any additional load capacitance would
be undesirable.
A completely separate I/O bus is implemented using eight data lines and six address lines.
Various strobes can be implemented to clock data to or from the bus. The I/O bus is an
option that can be enabled by the user’s program as explained below. The eight bidirec-
tional I/O lines share pins with Parallel Port A, and the six address lines share pins with
part of Parallel Port B. Although only 64 read or write addresses are available directly, it
easy to expand the register space of the bus to be as large as desired by adding additional
address bits implemented using a register loadable as one of the 64 registers. Another
approach is to use additional separate strobe lines to create additional 64-register spaces.
Rabbit I/O instructions are used to access the registers created on the I/O bus. Strobes are
enabled by software setup of individual pins on Parallel Port E. More details are available
in the Rabbit 3000 Users’ Manual.
Parallel Port A can also be used as an external I/O data bus to isolate external I/O from the
main data bus. The pins on Parallel Port B used as I/O bus address lines can be used as
individual lines when the I/O bus is not enabled. Parallel Port B pins PB2–PB7 can also be
used as an auxiliary address bus.
When using the auxiliary I/O bus for either Ethernet or the LCD/keypad module on the
Prototyping Board, or for any other reason, you must add the following line at the begin-
ning of your program.
#define PORTA_AUX_IO
// required to enable auxiliary I/O bus
4.1.1.1 Handling Stateful I/O Registers
I/O registers are often either readable or writable, but not both in order to save hardware
expense or because the functionality does not fit a read/write model. For example, if writ-
ing a certain bit in a register causes a momentary action to take place, the bit in the register
does not really exist and there is nothing to read back.
If an I/O register is stateful, it is a write register that holds bits that have a continuing
meaning over time. If this information has to be changed and restored at different priority
levels, for example, in a main program and in an interrupt routine, there must be a way to
read the contents of the register and restore it. One approach is to make the register read-
able, but this requires extra hardware. The other approach is to establish a shadow register
in memory that holds an echo of the register contents—the shadow register is loaded each
time the register is loaded. Care must be taken with shadow registers to ensure that an
interrupt cannot take place when the contents of the shadow register differ from those of
the I/O register. The Rabbit 3000 Users’ Manual provides additional information.
相關PDF資料
PDF描述
101-0788 COMPUTER SGL-BOARD OP6600 W/SRAM
046232116103800 CONN FFC/FPC 16POS 1MM R/A SMD
346-048-540-804 CARDEDGE 48POS DUAL .125 GREEN
346-048-540-802 CARDEDGE 48POS DUAL .125 GREEN
346-048-540-204 CARDEDGE 48POS DUAL .125 GREEN
相關代理商/技術參數(shù)
參數(shù)描述
101-1006-000 制造商:ITT Interconnect Solutions 功能描述:1011006000 / 101-1006-000 / Circular
101100-6000EC 制造商:3M 制造商全稱:3M Electronics 功能描述:3M Mini D Ribbon (MDR) Connectors
101-1007 功能描述:MODULE POWERCORE FLEX 3810 RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微控制器或微處理器模塊 系列:- 產品目錄繪圖:DLP-245SY-G 標準包裝:1 系列:USB 模塊/板類型:開發(fā)板 適用于相關產品:USB 其它名稱:813-1006
101-1007-000 制造商:ITT Interconnect Solutions 功能描述:1011007000 / 101-1007-000 / Circular
101-1008 功能描述:SOFTWARE CD FAT FILE V2 UPGRADE RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 軟件 系列:- 標準包裝:1 系列:ISE® 設計套件 類型:訂閱 適用于相關產品:Xilinx FPGAs 其它名稱:Q4986209T1081384