參數(shù)資料
型號(hào): MT9072AB
廠商: ZARLINK SEMICONDUCTOR INC
元件分類: 數(shù)字傳輸電路
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: DATACOM, FRAMER, PQFP208
封裝: 28 X 28 MM, 1.40 MM HEIGHT, MS-026BJB, LQFP-208
文件頁數(shù): 18/275頁
文件大?。?/td> 3738K
代理商: MT9072AB
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁當(dāng)前第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁
MT9072
Data Sheet
List of Tables
18
Zarlink Semiconductor Inc.
Table 49 - Alarms and Timers Status Registers (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Table 50 - Interrupt Vector and Interrupt Source Summary (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Table 51 - Interrupt Vector and Interrupt Source Summary (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Table 52 - Interrupt Source & Status Register Summary (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
Table 53 - JTAG Instruction Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Table 54 - JTAG MT9072 Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Table 55 - Framer Addressing (0XX - 9XX) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Table 56 - Register Group Address (Y00 - YFF) Summary (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Table 57 - Global Control and Status (900 - 91F) Summary (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Table 58 - Master Control Registers Address (Y00 to Y0F and YF0 to YFF) Summary (T1) . . . . . . . . . . . . . . . 110
Table 59 - Master Status Register(R) Address(Y1X) Summary (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Table 60 - Latched Status Register (R) Address (Y2X) Summary (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
Table 61 - Interrupt Status Register (R) Address (Y3X) Summary (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
Table 62 - Interrupt Mask Register (R/W) Address (Y4X) Summary (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
Table 63 - Framing Mode Select (R/W Address Y00) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
Table 64 - Line Interface and Coding Word(Y01) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
Table 65 - Transmit Alarm Control Word(Y02) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
Table 66 - Transmit Error Control Word(Y03) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
Table 67 - Signaling Control Word (Y04) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Table 69 - HDLC & DataLink Control Word(Y06) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Table 70 - Transmit Bit Oriented Message Register (Y07) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Table 71 - Receive Bit Oriented Message Match Register(Y08) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
Table 72 - Receive Idle Code Register(Y09) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
Table 73 - Transmit Idle Code Register(Y0A) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
Table 74 - Common Channel Signaling Map Register(Y0B) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 123
Table 75 - Transmit Loop Activate Code Register(Y0D) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Table 76 - Transmit Loop Deactivate Code Register(Y0E) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Table 77 - Receive Loop Activate Code Match Register(Y0F) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
Table 78 - Receive Loop Deactivate code Match Register (R/W Address YF0) . . . . . . . . . . . . . . . . . . . . . . . . . 125
Table 79 - Synchronization and Alarm Status Word(Y10) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Table 80 - Timer Status Word(Y11) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Table 81 - Receive Bit Oriented Message(Y12) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Table 82 - Receive Slip Buffer Status Word(Y13) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
Table 83 - Transmit Slip Buffer Status Word(Y14) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
Table 84 - PRBS Error Counter and CRC Multiframe Counter for PRBS(Y15) (T1) . . . . . . . . . . . . . . . . . . . . . . 129
Table 85 - Multiframe Out of Frame Counter(Y16) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
Table 86 - Framing Bit Error Counter(Y17) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 87 - Bipolar Violation Counter(Y18) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 88 - CRC-6 Error Counter(Y19) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 89 - Out of Frame and Change of Frame Counters(Y1A) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 90 - Excessive Zero Counters(Y1B) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
Table 91 - Transmit Byte Counter Position and HDLC Test Status(Y1C) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . 131
Table 92 - HDLC Status Word(Y1D) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
Table 93 - HDLC Receive CRC(Y1E) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
Table 94 - Receive FIFO(Y1F) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
Table 95 - HDLC Status Latch(Y23) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
Table 96 - Receive Sync and Alarm Latch(Y24) (T1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
Table 97 - Receive Line Status and Timer Latch(Y25) (T1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
相關(guān)PDF資料
PDF描述
MT9072AV Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch
MT90820AL Large Digital Switch
MT90820AL1 Large Digital Switch
MT90823AL1 3V Large Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays
MT9072AV2 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays
MT90732 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90732AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90733 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS DS3 Framer (DS3F)