參數(shù)資料
型號: MT90520
廠商: Zarlink Semiconductor Inc.
英文描述: 8-Port Primary Rate Circuit Emulation AAL1 SAR
中文描述: 8端口基本速率電路仿真AAL1特區(qū)
文件頁數(shù): 20/180頁
文件大?。?/td> 1736K
代理商: MT90520
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁當(dāng)前第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
MT90520
Data Sheet
20
Zarlink Semiconductor Inc.
Ball Pin #
Pin Name
I/O
Type
Description
H26
MEM_CS_1
O
3.3 V, 8 mA Active LOW memory chip select signal for bank 1. This
signal is used in all memory configurations to select bank 1
of external memory.
H25
MEM_CS_2
O
3.3 V, 8 mA Active LOW memory chip select signal for bank 2. This
signal is used to enable memory bank 2 when 2 or more
banks of external RAM are connected to the MT90520.
H24
MEM_CS_3
O
3.3 V, 8 mA Active LOW memory chip select signal for bank 3. This
signal is used to enable memory bank 3 when 4 banks of
external RAM are connected to the MT90520.
J23
MEM_CS_4
O
3.3 V, 8 mA Active LOW memory chip select signal for bank 4. This
signal is used to enable memory bank 4 when 4 banks of
external RAM are connected to the MT90520.
G26
MEM_WR
O
3.3 V, 8 mA Active LOW write enable.
B21, D20,
C21, A22,
B22, D21,
A23, C22,
D22, B23,
A24, C23,
D23, B24,
A25, A26,
B26, C24,
B25, C25
MEM_ADD[19:0
]
O
3.3 V, 8 mA Memory address lines. Connect these lines to external
memory as follows:
Bank Size of 1 M: MEM_ADD[19:0] are connected to
memory.
Bank Size of 512 K: MEM_ADD[18:0] are connected to
memory.
Bank Size of 256 K: MEM_ADD[17:0] are connected to
memory.
Bank Size of 128 K: MEM_ADD[16:0] are connected to
memory.
D24, C26,
D25, E23,
E24, D26,
G22, F23,
E25, E26,
J22, F24,
G23, F25,
F26, G24,
H23, G25
MEM_DATA[17:
0]
I/O
3.3 V CMOS
PD / 8 mA
Memory data lines. MEM_DATA[15:8] represent the upper
byte; MEM_DATA[7:0] represent the lower byte. Optional
lines [17] and [16] represent the high and low byte parity
values, respectively.
Table 2 - External Memory Interface Pins
相關(guān)PDF資料
PDF描述
MT90520AG 8-Port Primary Rate Circuit Emulation AAL1 SAR
MT9072 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AV Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT90520AG 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90520AG2 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90528 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG2 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR