CoolRunner-II器件的應用門控功能
CoolRunner-II器件的使用頻率合成
CoolRunner-II器件的使用時鐘分頻器
Sanyo Denki選擇Actel 的Fusion器件用于工業(yè)編碼器
安捷倫發(fā)表SystemVue 2008 電子系統(tǒng)級EDA平臺
CoolRunner-II器件的使用雙沿觸發(fā)寄存器
CoolRunner-II器件的多邏輯級的傳輸延遲
CoolRunner-II器件的多乘積項傳輸延遲
CoolRunner-II器件的單個乘積項傳輸延遲
CoolRunner-II器件的時序模型描述
CoolRunner-II器件的輸入/輸出模塊
CoolRunner-II器件的高級內(nèi)部互連矩陣
新款圖形化系統(tǒng)設(shè)計平臺的最新版本—LabVIEW 8.6
CoolRunner-II器件的宏單元Macrocell
針對現(xiàn)場可編程門陣列 (FPGA)的Libero IDE 8.4(Actel)
新款高性能硬件仿真器——Wind River ICE 2(風河)
基于 Virtex®-5 FXT FPGA 的新款開發(fā)套件(Xilinx)
芯片封裝設(shè)計-SPB 16.2版本(Cadence)
PathTracin9是某條路徑的設(shè)置窗口
通過連線逃一步篩選要分析的路徑
Options-設(shè)置分析選項的窗口
使用時序分析器
時序分析器的用戶界面
時序后析器
約束編輯器三
FPGA高性能數(shù)字信號處理能力的來源
約束編輯器二
可編程邏輯器件接地設(shè)計
約束編輯器一
分組約束
特定約束FROM TO
Xilinx FPGA器件的去耦網(wǎng)絡(luò)設(shè)計范例
輸出偏移約束
ISE軟件中為源同步中
實際應用的DDR時序
配置FPGA器件時的常見問題
有多種定義輸入偏移約束的方式
ISE的語言模板
FPGA器件配置流程
典型的系統(tǒng)同步應用的數(shù)據(jù)和時鐘
FPGA中增加SPI和BPI配置模式
FPGA器件配置模式
FPGA器件配置電平和接口標準
輸入偏移約束最常用的一種形式
輸入引腳的建立和保持時間要求
周期約束分析
ISE 10.1提供其他Tcl命令
可編程邏器件應用SRLC 16
基于FPGA內(nèi)部的FIFO設(shè)計
在邏輯設(shè)計中選擇狀態(tài)機的類型
買賣網(wǎng)電子技術(shù)資料、開發(fā)技術(shù)
由北京輝創(chuàng)互動信息技術(shù)有限公司獨家運營
粵ICP備14064281號 客服群:4031849 交流群:4031839 商務合作:QQ 775851086